|
|
|
|
|
|
|
|
#define SRC_GPR10 (IMXRT_SRC.offset044) |
|
|
#define SRC_GPR10 (IMXRT_SRC.offset044) |
|
|
|
|
|
|
|
|
// 53.3: page 2986 |
|
|
// 53.3: page 2986 |
|
|
#define IMXRT_TEMPMON (*(IMXRT_REGISTER32_t *)0x400F8180) |
|
|
|
|
|
|
|
|
#define IMXRT_TEMPMON (*(IMXRT_REGISTER32_t *)0x400F8180) |
|
|
#define TEMPMON_TEMPSENSE0 (IMXRT_TEMPMON.offset000) |
|
|
#define TEMPMON_TEMPSENSE0 (IMXRT_TEMPMON.offset000) |
|
|
#define TEMPMON_TEMPSENSE0_SET (IMXRT_TEMPMON.offset004) |
|
|
#define TEMPMON_TEMPSENSE0_SET (IMXRT_TEMPMON.offset004) |
|
|
#define TEMPMON_TEMPSENSE0_CLR (IMXRT_TEMPMON.offset008) |
|
|
#define TEMPMON_TEMPSENSE0_CLR (IMXRT_TEMPMON.offset008) |
|
|
#define TEMPMON_TEMPSENSE0_TOG (IMXRT_TEMPMON.offset08c) |
|
|
#define TEMPMON_TEMPSENSE0_TOG (IMXRT_TEMPMON.offset08c) |
|
|
#define TEMPMON_TEMPSENSE1 (IMXRT_TEMPMON.offset090) |
|
|
#define TEMPMON_TEMPSENSE1 (IMXRT_TEMPMON.offset090) |
|
|
#define TEMPMON_TEMPSENSE1_SET (IMXRT_TEMPMON.offset094) |
|
|
#define TEMPMON_TEMPSENSE1_SET (IMXRT_TEMPMON.offset094) |
|
|
#define TEMPSENSE1_CLR (IMXRT_TEMPMON.offset098) |
|
|
|
|
|
#define TEMPSENSE1_TOG (IMXRT_TEMPMON.offset09C) |
|
|
|
|
|
|
|
|
#define TEMPMON_TEMPSENSE1_CLR (IMXRT_TEMPMON.offset098) |
|
|
|
|
|
#define TEMPMON_TEMPSENSE1_TOG (IMXRT_TEMPMON.offset09C) |
|
|
#define TEMPMON_TEMPSENSE2 (IMXRT_TEMPMON.offset100) |
|
|
#define TEMPMON_TEMPSENSE2 (IMXRT_TEMPMON.offset100) |
|
|
#define TEMPMON_TEMPSENSE2_SET (IMXRT_TEMPMON.offset104) |
|
|
#define TEMPMON_TEMPSENSE2_SET (IMXRT_TEMPMON.offset104) |
|
|
#define TEMPMON_TEMPSENSE2_CLR (IMXRT_TEMPMON.offset108) |
|
|
#define TEMPMON_TEMPSENSE2_CLR (IMXRT_TEMPMON.offset108) |